首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
随着线路传输速率的快速提高,报文线速转发面临极大挑战。基于并行处理技术,提出分布式并行转发引擎结构,实现高速报文转发。针对并行转发引擎负载分配问题,设计AHDA(Adaptive Hashing DispatchAlgorithm)算法,该算法为综合考虑负载均衡和报文保序提供支持。模拟结果表明,AHDA算法均匀分配负载,保证很低的报文乱序率,对网络处理器规模具有良好的可扩展性。  相似文献   

2.
针对水声领域中高速大容量的实时信号处理任务,为了提高处理系统的通用性,设计并实现了一种基于DSP芯片的并行声纳信号处理系统。系统采用TI公司的高性能处理芯片TMS320C6416作为其处理内核,并采用松耦合式的静态结点互连网络结构,能够在保证结点具有一定处理能力的同时进行方便高效的互连。为通用并行信号处理平台的设计提供了一种新的思路。  相似文献   

3.
随着高性能服务器和超大规模计算机的发展,系统设计者对板上高速互连总线的要求越来越高,如何使芯片间的数据传输延迟更小,提高计算通信比是需要解决的重要问题.论文研究了近年来发展迅速的超传输总线和PCI Express总线的链路层的特点,在此基础上提出了一种64位高速总线链路层体系结构,并对其关键技术进行了研究,设计实现了一...  相似文献   

4.
神经网络实现技术是神经网络研究的一个极重要的领域。本文首先分析了神经网络模拟对并行计算机系统的要求,认为影响神经网络计算机速度和容量提高的主要因素是单个处理单元的速度、单个处理单元的局部存储器的容量以及互连网络的通信带宽。要提高模拟神经计算机的速度和容量,就要有相应的并行结构来支持。在定量的需求分析的基础上,本文还提出了一种模拟神经计算机的并行结构。  相似文献   

5.
信道带宽窄、强多途、强噪声干扰一直是水下信息高速、可靠传输的主要障碍,文中提出用网格编码调制技术(trellis-coded modulation,TCM)与正交频分复用技术(orthogonal frequency division multiplexing,OFDM)相结合的传输体制可有效解决水下高速数据传输的带宽效率和可靠性问题。详细介绍了TCM、TCM-8PSK的原理及在基于OFDM的水声通信系统中的应用,理论分析和计算机仿真结果表明,使用该传输体制的水声通信系统能在不损失数据速率也不增加带宽的情况下能使编码增益提高3 dB左右,水声通信系统的性能得到明显改善。  相似文献   

6.
设计了一种基于FPGA与DSP的高速多通道实时数据采集传输系统。该系统通过FPGA实现对时钟、ADC、DSP等芯片的功能配置,采集数据由FPGA预处理后通过EMIF接口传送至DSP,并完成后续的复杂信号处理。该系统最高数据采集速率可达500 MSPS,FPGA与DSP之间可实现高速率的数据传输。实际测试结果表明,该系统实现了多通道数据的实时同步采集、传输与处理,数据采集达到较高性能,能够满足当前复杂电磁环境下精确制导雷达数据处理分析的需求。  相似文献   

7.
针对某总线数据传输网络要求利用光纤实现宽频带通信链路的问题,提出了一种基于高速光纤通信接口的总线网络链路设计,该设计中以现场可编程逻辑门阵列(field programmable gate array,FPGA)为控制芯片,HTA8525和Aurora协议为光纤通信接口的核心实现光电转换,利用以太网模块将数据转化为上位机可识别的数据帧,可验证总线数据传输的准确性。实验和仿真结果表明,总线网络中的光纤通信链路传输速率达到10 Gb/s级,能够快速进行数据传输,并且可以将数据回传至上位机进行观察分析,解决传统总线网络中传输速率受限等问题,同时提升总线网络的可靠性,满足任务要求。  相似文献   

8.
针对信号在长距离高速传输时存在丢数和误码的现象,提出了一种基于CRC+ECC双校验的长线LVDS传输设计方案.该设计以LVDS数据链路搭建高速信号传输平台,分别从硬件和逻辑两个方面进行高速长距离传输数据的可靠性设计.硬件方面在发送端和接收端分别采用驱动电路和均衡电路减少传输路径的损耗,逻辑方面通过CRC校验与ECC校验相结合的方法,在高速传输时为数据提供少错纠正、多错重传的技术保障,降低了数据传输时的带宽消耗.经试验验证,通过串接多级连接器,实现了75 m双绞屏蔽传输电缆上的串行数据传输,码率可达400 Mbit/s,误码率为0.  相似文献   

9.
一种六通道高速数据采集系统的设计   总被引:4,自引:0,他引:4       下载免费PDF全文
提出并实现了一种基于PCI总线六通道高速采集系统的结构。该系统采用微机作为采集主控单元 ,兼容三种体制雷达的采集要求 ,可以实现六通道同时采集和大容量数据的存储 ;为了实现高速和大容量采集 ,系统采用S5 933作为PCI总线接口 ,利用PCI总线的高速传输能力 ,满足主控单元与采集单元的数据传输要求 ;同时利用双口RAM内部切换保证连续采集和连续传输 ;控制电路采用FPGA实现 ,简化了电路板设计 ,提高了灵活性。软件系统在WindowsNT平台上实现 ,保证了整个系统的安全性与稳定性。  相似文献   

10.
为了提高计算机系统数据处理能力,防止数据丢失现象,减小接口板空间,同时方便接口模块的修改、扩展和升级,提出了一种基于Nios II软核处理器的智能1553B接口软核实现技术。系统设计以软硬件协同工作的形式实现。硬件设计是通过在一片Altera公司Cyclone II系列的FPGA芯片上配置Nios II软核处理器、PCI接口、存储器接口、自定义接口逻辑等来生成SOPC,最后在FPGA外添加外围总线控制器芯片来实现。以硬件设计为基础,以软件设计完成1553B数据传输功能。由于采用了软核设计技术,使得系统具有了设计灵活、集成度高、低成本等优点。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号