排序方式: 共有72条查询结果,搜索用时 218 毫秒
51.
研究了基于数字信号处理器 (DSP)雷达目标检测系统的硬件结构和基于该平台的雷达目标检测方法在DSP上的实现。外场实验表明 ,该系统能与多种类型雷达对接 ,实现雷达目标自动检测 相似文献
52.
基于DSP的SVPWM两种生成方式的比较分析 总被引:2,自引:0,他引:2
通过对SVPWM生成原理进行分析,分别介绍了以软件和硬件方式生成SVPWM波的方法,并用这2种方式在永磁同步电机伺服系统中进行了试验,对试验结果进行了分析比较。 相似文献
53.
提出了一种基于DSP的永磁同步电机矢量控制的全数字化实施方案,并给出了该系统的硬件结构框图和程序流程图.实验证明该方案完全满足了伺服系统高精度和高可靠性的要求. 相似文献
54.
模型深度的不断增加和处理序列长度的不一致对循环神经网络在不同处理器上的性能优化提出巨大挑战。针对自主研制的长向量处理器FT-M7032,实现了一个高效的循环神经网络加速引擎。该引擎采用行优先矩阵向量乘算法和数据感知的多核并行方式,提高矩阵向量乘的计算效率;采用两级内核融合优化方法降低临时数据传输的开销;采用手写汇编优化多种算子,进一步挖掘长向量处理器的性能潜力。实验表明,长向量处理器循环神经网络推理引擎可获得较高性能,相较于多核ARM CPU以及Intel Golden CPU,类循环神经网络模型长短记忆网络可获得最高62.68倍和3.12倍的性能加速。 相似文献
55.
56.
57.
基于DSP的OEM板GPS定位数据处理 总被引:2,自引:0,他引:2
介绍了利用DSP处理器进行OEM板GPS定位数据处理的方法,重点讨论了基于高速实时数字信号处理器的串行通信接口进行数据通信的处理方法. 相似文献
58.
结合某重点工程课题 ,设计和实现了基于 SHARC流水集束型多处理器板即研制出了具有 5个 SHARC的高速并行数字信号处理机。板上处理器数量可实现重配置以获得高的性价比。当板上前端 4个 SHARC用于 FFT时 ,研究和分析了板上前端 4个 SHARC用于 FFT时的三种不同缓冲数据模式下 FFT节点处理性能 相似文献
59.
针对全姿态指示仪对画面显示和信号处理的要求,系统采用双FPGA+DSP的硬件体系结构,把整个任务分成信号采集与预处理模块、图形与字符轮廓生成模块和显示模块.介绍了系统的原理框图、FPGA2的实现结构以及改进的边标志填充算法.本系统解决方案满足了画面逼真显示和信号实时处理的要求,并且具有很好的可靠性和重构性. 相似文献
60.