首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   5篇
  完全免费   4篇
  2016年   2篇
  2015年   2篇
  2014年   1篇
  2009年   1篇
  2008年   2篇
  1997年   1篇
排序方式: 共有9条查询结果,搜索用时 15 毫秒
1
1.
现场可编程门阵列FPGA是由用户定义功能的专用集成电路ASIC,具有高集成度、低开发成本、高性能等特点.结合膛压无损检测仪,论述了FPGA技术的应用.  相似文献
2.
为满足空间数据实时处理的需求,提高航空摄影测量系统在线处理能力,本文研究一种在线摄影测量的理论与方法,基于嵌入式架构设计一种在线摄影测量系统,使用FPGA、ARM DSP等嵌入式计算技术建立专门的硬件运行环境,移植并优化现有算法到嵌入式系统中,实现摄影测量数据的在线处理。机载航摄实验结果表明,本文方法能够实现对摄影测量数据进行快速稳定的在线处理,验证了基于嵌入式架构的在线摄影测量的可行性,把摄影测量的处理效率提高到了一个更高的水平,同时也进一步拓宽了摄影测量技术的应用领域。  相似文献
3.
针对C3I系统中警戒雷达的扫描跟踪和雷达情报数据录取仪的数据处理以及有线传输功能进行模拟.该模拟系统包括两部分,目标情报数据的产生与数据的调制和输出.应用EVC编程实现了目标情报数据的生成和系统控制,系统数据调制采用2FSK,由FPGA编程实现.应用PC104总线和FPGA技术构建了硬件平台.  相似文献
4.
为了同时达到高性能和灵活性的目标,提出一种基于现场可编程门阵列的参数化多标准自适应基4 Viterbi译码器。译码器采用3~9可变约束长度,1/2、1/3可变码率,支持任意截断长度的纠错译码,并采用码字无符号量化、加比选单元设计优化和归一化判断逻辑分离策略优化关键路径设计,提高译码器工作频率。实验结果表明,该译码器能根据用户设定的参数改变结构,在多种通信标准之间实现动态切换;性能达到了541 Mbps,明显优于相关工作;对GPRS,WiMAX,LTE,CDMA,3G等通信标准都取得了良好的误码性能,可满足多种通信标准的译码需求。  相似文献
5.
为满足空间数据实时处理的需求,提高航空摄影测量系统在线处理能力,研究一种在线摄影测量的理论与方法,运用嵌入式架构设计一种在线摄影测量系统,使用可编程门阵列(FPGA)方法、高级精简指令集机器组合数字信号处理器(ARM+DSP)方法等嵌入式计算技术建立专门的硬件运行环境,移植并优化现有算法到嵌入式系统中,实现摄影测量数据的在线处理。机载航摄实验结果表明,该方法能够实现对摄影测量数据进行快速稳定的在线处理,验证了运用嵌入式架构的在线摄影测量的可行性,把摄影测量的处理效率提高到了一个更高的水平,同时也进一步拓宽了摄影测量技术的应用领域。  相似文献
6.
在高动态卫星导航信号模拟器中,信号多普勒频移模拟是一项关键技术。结合现场可编程门阵列的特点,建立了分析混合时钟三阶直接数字频率综合(DDS)输出相位的仿真模型,推导了其输出相位表达式,给出了各阶DDS初始累加控制字的计算方法,并指出等时钟三阶DDS仿真模型仅为混合时钟仿真模型的特例。在分析了混合时钟速率对信号相位模拟造成的误差后,讨论了各阶DDS的字长设计方法,并与等时钟三阶DDS进行比较,说明了采用混合时钟三阶DDS可以降低实现资源消耗和功耗。仿真分析表明,所提方法可以实现对信号多普勒特性的高精度模拟。  相似文献
7.
介绍了数字自动增益控制(AGC)技术在数字中频接收机中的实现方法’,提出了利用 DSP Builder模型库设计的一种实用的数字自动增益控制电路,所设计的电路在数字中频接收机系统内工作良好。该数字 AGC具有快速收敛、结构简单、性能稳定和成本低等特点。占用 Altera StratixⅡ FPGA 片上163个自适应逻辑单元(ALUTs)。  相似文献
8.
采用VHDL语言改进实现了一个8051 IP核,嵌入FPGA并做了测试,测试表明,其中断、定时器、串口、I/O口均达到了实用的要求,指令集与标准8051芯片指令兼容。给出了8051核的结构框图和在FPGA中嵌入8051核的设计流程。基于该IP核,实现了对GDM 12864A图形点阵液晶的控制与显示,利用其串口实现了人机交互系统设计,最后对8051核与通用8051芯片在内部资源和指令执行速度等性能指标做了比较。  相似文献
9.
针对QPSK变速率调制数字系统,提出了一种新的基于现场可编程门阵列(FPGA)实现方法,该系统可以支持4.88 Kb/s到2 Mb/s和更高的连续比特速率。设计采用混合乘法器、数控振荡器(NCO)和积分-梳状滤波器(CIC),并给出了系统中载波和信号恢复电路的设计结构,且可以移植到任何FPGA器件。提出的设计在Xilinx Vir-tex-5 FPGA平台进行了硬件测试。硬件实现结果显示,采用本方法实现的解调器,表现出优越的使用效率。  相似文献
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号