首页 | 本学科首页   官方微博 | 高级检索  
   检索      

基于FPGA+DSP的双核控制器硬件设计
引用本文:王国栋,马晓军,袁东,杨怀彬.基于FPGA+DSP的双核控制器硬件设计[J].火力与指挥控制,2015(4):165-168,172.
作者姓名:王国栋  马晓军  袁东  杨怀彬
作者单位:装甲兵工程学院,北京,100072
摘    要:在设计高实时性的系统时,针对基于DSP、单片机等串行运算方式的单核控制器无法实现高实时性的问题,利用FPGA的并行运行优点构建了基于DSP+FPGA的双核控制器,以达到提高系统实时性的目的。通过分析系统总体结构,主要设计完成了系统总线构架、DA电路、CAN总线和PROM电路,然后通过软件编程来验证硬件设计。经调试分析,该系统各部分运行正常,可为研究设计高实时性的控制器提供参考和借鉴。

关 键 词:FPGA  控制器  并行  高速总线

Design of Dual Core Controller Based on FPGA+DSP
WANG Guo-dong , MA Xiao-jun , YUAN Dong , YANG Huai-bin.Design of Dual Core Controller Based on FPGA+DSP[J].Fire Control & Command Control,2015(4):165-168,172.
Authors:WANG Guo-dong  MA Xiao-jun  YUAN Dong  YANG Huai-bin
Institution:WANG Guo-dong;MA Xiao-jun;YUAN Dong;YANG Huai-bin;Academy of Armored Forces Engineering;
Abstract:
Keywords:FPGA  controller  parallel  high speed bus
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号