一种低功耗预比较TLB结构 |
| |
作者姓名: | 侯进永 邢座程 |
| |
作者单位: | 国防科技大学,计算机学院,湖南,长沙,410073 |
| |
基金项目: | 国家自然科学基金资助项目(90207011),国防科技大学预研基金资助项目(JC03-06-007) |
| |
摘 要: | 介绍了一种低功耗TLB结构。这种结构的思想是基于程序局部性原理,结合Block Buffering[1]技术,并对CAM结构进行改造,提出一种预比较TLB结构,实现低功耗的TLB。并且采用Simplescalar 3.0模拟该TLB结构和几种传统的TLB结构的失效率。通过改进的CACTI3[2]模拟结果显示:提出的TLB结构比FA-TLB平均功耗×延迟降低约85%,比Micro-TLB降低80%,比Victim-TLB降低66%,比Bank-TLB降低66%以上。从而,所提出的TLB结构可以达到降低功耗的目的。
|
关 键 词: | TLB 低功耗 CAM block buffer |
文章编号: | 1001-2486(2006)05-0084-06 |
收稿时间: | 2006-07-06 |
修稿时间: | 2006-07-06 |
本文献已被 CNKI 万方数据 等数据库收录! |
| 点击此处可从《国防科技大学学报》浏览原始摘要信息 |
|
点击此处可从《国防科技大学学报》下载全文 |
|