0.18 μm CMOS工艺的GPS/BDS双模可重构接收机射频前端 |
| |
引用本文: | 江金光,唐亚男,周细凤,刘江华.0.18 μm CMOS工艺的GPS/BDS双模可重构接收机射频前端[J].国防科技大学学报,2016,38(3):19-24. |
| |
作者姓名: | 江金光 唐亚男 周细凤 刘江华 |
| |
作者单位: | 1.武汉大学 卫星导航定位技术研究中心, 湖北 武汉 430079,1.武汉大学 卫星导航定位技术研究中心, 湖北 武汉 430079,2.武汉大学 物理科学与技术学院, 湖北 武汉 430072,2.武汉大学 物理科学与技术学院, 湖北 武汉 430072 |
| |
基金项目: | 国家自然科学基金资助项目(41274047);广东省科技计划资助项目(2013B090500049) |
| |
摘 要: | 采用低中频架构设计了一种0.18μm CMOS工艺的GPS/BDS双模可重构接收机射频前端,能在GPS L1模式或BDS B1模式下工作。通过频率自适应电路调整中频滤波器的时间常数,降低其频率不确定度;压控振荡器中加入4位开关电容阵列,以提高频率调谐范围和相位噪声性能;通过硬件复用的方式降低系统功耗。测试结果表明,在1.8 V电源电压下,功耗37.8 m W,电压增益为103 d B,GPS L1和BDS B1波段噪声系数均小于3.2 d B。
|
关 键 词: | 可重构 低中频架构 射频前端 双模 GPS/BDS |
收稿时间: | 2/7/2016 12:00:00 AM |
本文献已被 CNKI 等数据库收录! |
| 点击此处可从《国防科技大学学报》浏览原始摘要信息 |
| 点击此处可从《国防科技大学学报》下载免费的PDF全文 |
|