首页 | 本学科首页   官方微博 | 高级检索  
   检索      

一种128位高性能全流水浮点乘加部件
引用本文:黎铁军,李秋亮,徐炜遐.一种128位高性能全流水浮点乘加部件[J].国防科技大学学报,2010,32(2):56-60.
作者姓名:黎铁军  李秋亮  徐炜遐
作者单位:国防科技大学,计算机学院,湖南,长沙,410073
基金项目:国家自然科学基金重点项目 
摘    要:高精度的浮点乘加融合(FMA)部件一直是高性能微处理器设计追求的目标。提出了一种128位精度全流水FMA体系结构,采用10级平衡流水线,重点对超宽位的乘法器、加法器、前导零预测和规格化进行了流水优化。设计综合的结果表明,基于SMIC0.13μm工艺,该结构频率可以达到465MHz,比现有128位FMA性能提高了130%;在TSMC65nm工艺下,该结构的频率可达到1.075GHz,基本满足高性能计算的要求。

关 键 词:浮点乘加融合  前导零预测  高性能微处理器
收稿时间:2009/9/24 0:00:00

A High Performance Pipeline Architecture of 128bit Floating-point Fused Multiply-add Unit
LI Tiejun,LI Qiuliang and XU Weixia.A High Performance Pipeline Architecture of 128bit Floating-point Fused Multiply-add Unit[J].Journal of National University of Defense Technology,2010,32(2):56-60.
Authors:LI Tiejun  LI Qiuliang and XU Weixia
Institution:College of Computer, National Univ. of Defense Technology, Changsha 410073, China;College of Computer, National Univ. of Defense Technology, Changsha 410073, China;College of Computer, National Univ. of Defense Technology, Changsha 410073, China
Abstract:
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《国防科技大学学报》浏览原始摘要信息
点击此处可从《国防科技大学学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号