首页 | 本学科首页   官方微博 | 高级检索  
   检索      

基于LBDL逻辑的抗DPA攻击电路设计方法
引用本文:乐大珩,李少青,张民选.基于LBDL逻辑的抗DPA攻击电路设计方法[J].国防科技大学学报,2009,31(6):18-24.
作者姓名:乐大珩  李少青  张民选
作者单位:国防科技大学,并行与分布处理国防科技重点实验室,湖南,长沙,410073
基金项目:国家自然科学基金,国家高技术研究发展计划(863计划),教育部高性能微处理器技术创新团队资助项目 
摘    要:动态差分逻辑是一种典型的电路级差分功耗攻击(DPA)防护技术.这种技术通过使逻辑门保持恒定的翻转率来降低电路功耗与数据信号之间的相关性.介绍了一种新型的、基于查找表(Look-Up-Table,LUT)结构的动态差分逻辑(LBDL),以及基于这种逻辑的集成电路设计方法.该设计方法仅需在传统的半定制设计流程中添加少量的替换操作就可以实现 ,因而比其他完全需要全定制设计的动态差分逻辑具有更好的实用性.而相对同样适用于半定制实现的动态差分逻辑 WDDL(Wave Dynamic Differential Logic),LBDL逻辑解决了逻辑门翻转时刻与数据信号之间的相关性,从而比WDDL逻辑具有更好的功耗恒定性.实验结果表明,该设计方法能够有效实现具有抗DPA攻击性能的电路.

关 键 词:安全芯片  DPA攻击  动态差分逻辑
收稿时间:7/3/2009 12:00:00 AM

An LBDL Based VLSI Design Method to Counteract DPA Attacks
YUE Daheng,LI Shaoqing and ZHANG Minxuan.An LBDL Based VLSI Design Method to Counteract DPA Attacks[J].Journal of National University of Defense Technology,2009,31(6):18-24.
Authors:YUE Daheng  LI Shaoqing and ZHANG Minxuan
Institution:YUE Da-heng,LI Shao-qing,ZHANG Min-xuan (Parallel and Distributed Processing Laboratory,National Univ.of Defense Technology,Changsha 410073,China)
Abstract:Dynamic and differential logic styles are proposed as a typical differential power analysis(DPA) resistant technology.Because of the constant transition rate of dynamic and differential logic gates,the correlation between power consumption and signal values is significantly reduced.In this paper,a novel look-up-table(LUT) based differential logic(LBDL) and the design method based on this logic are presented.Instead of a full custom design,this method combines some modification with a regular standard cell d...
Keywords:security chip  DPA attack  dynamic and differential logic
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《国防科技大学学报》浏览原始摘要信息
点击此处可从《国防科技大学学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号