二次雷达双门限检测接收机的研究及FPGA实现 |
| |
引用本文: | 李雷,严玉国,杨宾峰.二次雷达双门限检测接收机的研究及FPGA实现[J].火力与指挥控制,2019,44(8). |
| |
作者姓名: | 李雷 严玉国 杨宾峰 |
| |
作者单位: | 空军工程大学信息与导航学院,西安,710077;空军工程大学信息与导航学院,西安,710077;空军工程大学信息与导航学院,西安,710077 |
| |
摘 要: | 针对基于软件无线电平台的二次雷达接收机开发,提出了一种双门限检测结构和多级对数放大的接收机设计方案。该方案基于FPGA+AD9361的硬件开发平台,使用Verilog HDL语言在Altera FPGA上完成AD9361的控制以及相关信号处理模块的开发。通过矢量信号源产生不同功率的信号对接收机进行测试,测试结果验证了方案的可行性及正确性。与传统的接收机相比,该系统能够有效剔除干扰信号,具有较大的信号接收动态范围,可以满足二次雷达接收机的要求。
|
关 键 词: | 二次雷达 接收机 双门限检测 坐标轴旋转数字计算机算法 多级对数放大 |
本文献已被 CNKI 万方数据 等数据库收录! |
|