共查询到19条相似文献,搜索用时 46 毫秒
1.
2.
3.
针对FMCW雷达测距原理和差频信号特点,基于价格低廉的K-LC1a雷达收发器和TMS320VC5509A DSP(数字信号处理器)设计了一套近程测距系统。介绍了FMCW(调频连续波)测距原理及系统结构,设计了中频信号的放大滤波处理、模数转换数据采集和数字信号处理等关键模块。最后对目标测试结果进行软件仿真,在不同距离的目标测试下,结果显示正确。该系统工作稳定可靠、受环境影响小、有广阔的应用前景。 相似文献
4.
提出了一种基于Jacobsen法的LFMCW雷达测距算法。该算法通过应用Jacobsen法估计规则区差拍信号的频率,并对多段规则区差拍信号进行联合分析,以提高算法的稳定性和测距精度。实验结果表明:测距范围为10~10.25 m,信噪比为8~12 dB,算法的绝对误差始终小于1 mm;噪声干扰会在一定程度上影响算法的测距精度。 相似文献
5.
本文介绍了交织编码的原理,指出采用纠错码与交织编码相结合的信道编码方案可以有效地克服卫星信道中的长突发错误,提高通信质量。同时结合某型设备,利用FPGA技术完成了交织编码器的电路设计与器件实现。 相似文献
6.
7.
研究了基于DAC5686的线性调频信号产生方法。分析了线性调频信号及其产生原理,研究了DAC5686工作原理,设计了信号产生电路,给出了线性调频信号的实现实例.结果表明,该方法可以灵活地产生所需线性调频信号,从而满足某型地空导弹制导雷达中频接收机性能测试的需要.与传统的线性调频信号产生方法相比,该方法降低了系统设计难度,缩短了开发周期,提高了设计的可靠性,具有较高的实用价值,对于其它场合频线性调频信号的产生也具有一定的借鉴意义. 相似文献
8.
9.
针对小型无人机目标雷达回波弱、目标检测难的问题,研究了在线性调频连续波(linear frequency modulation continuous wave, LFMCW)体制雷达下的长时间相参积累方法。通过推导LFMCW雷达回波表达式,提出了基于时域差频信号线性调频-Z变换的拉东-傅里叶变换实现方法。评估了该方法的运算量,并与频域实现的方法进行对比。经过仿真和实测数据验证了本文算法对LFMCW雷达下的弱目标相参积累的有效性。 相似文献
10.
为解决基于麒麟嵌入式操作系统的车载智能终端实际应用中的软件升级问题,提出了利用GPRS技术、IAP编程方式、应答机制、断点续传技术和校验机制实现嵌入式系统的软件远程升级方案,保证了数据传输的实时性、快速性、准确性和可靠性,并且通过各种实验模拟了升级过程中的异常情况,实验结果表明,所提出的方案能保证终端正确可靠地完成软件的远程升级,这也就验证了该远程升级方案的可行性. 相似文献
11.
基于FPGA的高速图像处理系统设计 总被引:1,自引:0,他引:1
针对坦克图像处理中存在的系统集成度不高、处理速度较慢等问题,设计了一种基于FPGA的高速图像处理系统。该系统通过在FPGA上配置Nios Ⅱ软核处理器以及图像采集、处理和显示等功能模块来实现其主要硬件电路,并结合系统的软件设计实现了多路图像信号的采集以及图像的放大/缩小、裁剪和叠加显示等功能。由于采用了可编程芯片和并行处理技术,该系统具有集成度高、维修性好、图像处理速度快和实时性强等优点。 相似文献
12.
13.
针对计算机网络中常出现的IP分片问题,依据RFC791中描述的IP协议分片重组的基本原理,在"快速判断分片属于哪个数据报"和"快速判断分片重组过程是否完成"两方面提出了改进措施,并在FPGA平台上设计实现了IP分片重组硬件系统。该系统以包预处理器、资源管理器和DDR出入端口为核心单元,充分利用了FPGA的高速逻辑运算能力,实现了高速网络数据流中IP分片的重组,吞吐率最高可达1.2 Gbit/s。 相似文献
14.
15.
DSP系统中WatchDog与UART的FPGA实现 总被引:1,自引:0,他引:1
卫星话音通信设备广泛采用了DSP+FPGA的系统结构。为了保证话音通信的工作模式随业务变化作自适应切换,需要和UART监控信道随时交换信息;同时,为保障系统安全可靠工作,还需采用故障监控WatchDog电路。文中研究了WatchDog和UART的FPGA设计实现过程,区别于传统方案中使用专用芯片MAX6701、TL16C550分别实现WatchDog、UART功能,直接利用声码板上现成的FPGA芯片Lattice 4256V-10T100I实现上述两功能,并在话音处理系统中进行了硬件测试。结果表明:与传统方案相比,文中方案具有资源利用率高、体积轻便、功耗低、系统配置方便等优点。 相似文献
16.
17.
介绍了一种雷达干扰系统的设计方法.该干扰系统以线性调频(LFM)脉冲预警雷达为主要研究对象,以新一代小型雷达欺骗干扰机为应用背景.通过分析雷达目标回波信号形式和假目标参数的设定依据,结合以FPGA实现DDS(Direct Digital Synthesize)的方法在调幅调相方面的优势,利用高性能DSP(Digital Signal Processor)和FPGA,提出了一种基于DDS技术的线性调频脉冲雷达干扰系统设计方案.该系统能够产生多个假目标回波信号,干扰雷达系统的正常检测判断,具有十分重要的实用价值. 相似文献
18.
针对全姿态指示仪对画面显示和信号处理的要求,系统采用双FPGA+DSP的硬件体系结构,把整个任务分成信号采集与预处理模块、图形与字符轮廓生成模块和显示模块.介绍了系统的原理框图、FPGA2的实现结构以及改进的边标志填充算法.本系统解决方案满足了画面逼真显示和信号实时处理的要求,并且具有很好的可靠性和重构性. 相似文献
19.
阐述了IP协议解析硬件实现算法,采用内容寻址存储器CAM(ContentAddressableMemory)来管理已接收的IP分片,用片外扩展DDRSDRAM作为大容量IP分片重组缓存区,基于FPGA平台实现了IP协议的硬件解析,数据传输频率可达130MHz,吞吐率在1Gbps以上. 相似文献