全文获取类型
收费全文 | 1111篇 |
免费 | 4373篇 |
国内免费 | 479篇 |
专业分类
5963篇 |
出版年
2022年 | 7篇 |
2021年 | 48篇 |
2020年 | 9篇 |
2019年 | 164篇 |
2018年 | 265篇 |
2017年 | 262篇 |
2016年 | 183篇 |
2015年 | 208篇 |
2014年 | 263篇 |
2013年 | 389篇 |
2012年 | 351篇 |
2011年 | 230篇 |
2010年 | 226篇 |
2009年 | 235篇 |
2008年 | 201篇 |
2007年 | 222篇 |
2006年 | 189篇 |
2005年 | 193篇 |
2004年 | 190篇 |
2003年 | 142篇 |
2002年 | 139篇 |
2001年 | 154篇 |
2000年 | 171篇 |
1999年 | 227篇 |
1998年 | 190篇 |
1997年 | 161篇 |
1996年 | 128篇 |
1995年 | 97篇 |
1994年 | 94篇 |
1993年 | 103篇 |
1992年 | 123篇 |
1991年 | 93篇 |
1990年 | 95篇 |
1989年 | 57篇 |
1988年 | 38篇 |
1987年 | 32篇 |
1986年 | 32篇 |
1985年 | 18篇 |
1983年 | 20篇 |
1982年 | 11篇 |
1980年 | 1篇 |
1978年 | 1篇 |
1977年 | 1篇 |
排序方式: 共有5963条查询结果,搜索用时 0 毫秒
691.
基于雪崩三极管雪崩效应,研制出了一种数千伏、纳秒级脉冲源。其为全固态微波PCB电路结构形式,利用数字电路产生可控重频触发信号,脉冲全底宽度400ps~2ns可调,重频1k~1000kHz可调,脉冲幅度360~2600V可调,峰值功率可达135kW。详细讲述了电路设计、器件选择以及重要电路结构。针对高压窄脉冲引起的特殊问题,提出了新颖的欠电荷充电法以及有效的梳状PCB(印刷电路板)结构。电路性能优良、稳定可靠,已投入超宽带目标探测实验系统应用。 相似文献
692.
本文是一篇关于C~3I系统的概述。它介绍了C~3I的各组成部分以及这些部分是如何组成一个系统的。另外,讨论了几个与C~3I系统有关的技术问题。 相似文献
693.
目前,运用多传感器对工件和精密机床的直线度进行在线测量的方法有STP法、STRP法和FSTP法等。由于受到传感器相邻间隔距离的限制,这些方法往往只适合于长工件的在线测量。本文推荐的新方法──优化误差分离法(OEST)可以用于短工件中的测量,它是基于频域分析和时域优化搜索的原理,可以克服频域变换中出现的边缘失效问题以保证频域变换的正确性。本文还介绍了计算机仿真和实际测量实验的结果,并验证了该方法的可行性和正确性。 相似文献
694.
695.
在柔性机械手的控制中,末端加速度反馈是一种抑制振动有效而简便的途径。但直到现在对其中抑制振动和稳定性的机理并不很清楚。本文深入系统地分析了其内在原因,证明其反馈稳定性,并在自行建立的柔性手实验平台上完成了实验证明,得出了几个确定性有实际指导意义的结论 相似文献
696.
根据Duffing方程解的特性设计出混沌振子 ,利用混沌振子对噪声的免疫力和对小信号的敏感性对微弱信号进行检测 ,并将此方法应用于转子系统早期碰摩故障检测中 ,结果表明此方法简单、可行。 相似文献
697.
首先利用半鞅Girsanov定理与闭图像定理证明了:若{Xn}是带滤基的完备概率空间(Ω,F,F,P)中的一列半鞅,其中滤基F=(Ft)t≥0满足通常条件,且{Xn}在关于P的Emery拓扑空间中收敛于X,则当概率测度Q相似文献
698.
基于直接序列扩频体制的伪距测量在卫星导航、雷达、航天测控、深空探测等领域获得了广泛应用.射频链路、电缆多径等引入的相位非线性畸变会对扩频信号的传输时延产生影响,进而影响延迟锁定环(DLL)的伪距测量结果.传统群时延的定义难以描述一定带宽内的相位畸变,也难以与扩频信号时延建立对应关系.在对相频曲线进行Taylor展开的基础上给出了群时延的新定义,利用零阶群时延、线性群时延和抛物线群时延等来描述相位畸变,并定量研究各阶群时延对DLL伪距测量的影响.所得结论表明抛物线(二阶)群时延对伪距测量的影响最大. 相似文献
699.
用电测的方法 ,得到了材料的应力与纵向应变曲线及横向应变与纵向应变曲线 ,判读出σ0 2 、σb、E、μ ,测试结果表明 :过比例伸长应力后 ,横向变形有明显跳动 ,这种特性有别于其他材料 ,使用中应予注意 ;测试了表面裂纹的断裂韧度。 相似文献
700.
为减少远程Cache访问延迟,提高共享存储系统的性能,提出了一种新的基于程序内在写突发特性的最后一次写访问预测方法,并对一个具体的目录协议进行了改造,以支持该预测方法。通过预测Cache块的最后一次写访问并提前对其进行降级,处理器能直接从主存中读取数据,从而减少了远程Cache访问所需的一个网络跳步数。与当前基于指令的预测方法相比,该方法能极大减少存储开销。基准测试程序的评测结果表明,该方法能获得83.1%的预测准确率,并且能提高8.57%的程序执行性能,同时与基于指令的预测方法相比,该方法能分别减少历史踪迹表69%的存储开销和签名表36%的存储开销。 相似文献