全文获取类型
收费全文 | 34篇 |
免费 | 44篇 |
国内免费 | 3篇 |
专业分类
81篇 |
出版年
2024年 | 3篇 |
2023年 | 1篇 |
2022年 | 2篇 |
2021年 | 1篇 |
2020年 | 3篇 |
2019年 | 1篇 |
2018年 | 1篇 |
2017年 | 3篇 |
2016年 | 5篇 |
2015年 | 2篇 |
2013年 | 7篇 |
2012年 | 13篇 |
2011年 | 6篇 |
2010年 | 4篇 |
2009年 | 2篇 |
2008年 | 3篇 |
2006年 | 3篇 |
2005年 | 1篇 |
2004年 | 3篇 |
2003年 | 1篇 |
2002年 | 1篇 |
2001年 | 3篇 |
2000年 | 2篇 |
1999年 | 2篇 |
1998年 | 1篇 |
1997年 | 1篇 |
1995年 | 1篇 |
1992年 | 1篇 |
1990年 | 2篇 |
1989年 | 2篇 |
排序方式: 共有81条查询结果,搜索用时 15 毫秒
1.
一种自适应指数加权衰减记忆滤波算法 总被引:4,自引:0,他引:4
根据衰减记忆因子为一个常数的不尽合理性的假设,深入研究了指数加权衰减记忆滤波因子,根据滤波收敛条件和滤波模型准确时的新息(残差)特点,提出了具有自适应性、抑制滤波发散的指数加权衰减记忆滤波算法,并通过仿真试验验证了自适应抑制滤波发散的有效性。 相似文献
2.
文中介绍了CompactPCI总线的地址映射机制,分析了基于VxMP实现多处理机间通信可能存在的问题,重点讨论了利用互访共享内存实现通信的方法,给出了测试结果,并作了理论分析。 相似文献
3.
钱万会 《兵团教育学院学报》2013,23(2):80-81,84
根据高中数学知识特点及学习方法,在数学概念、公式、定理等的教学中利用形象记忆,有助于学生正确理解基本概念,掌握公式和定理,并且可以培养学生的学习兴趣,提高数学学习的能力。在数学教学中利用形象记忆,也要注意使用方法和范围。 相似文献
4.
拉应力对管线钢磁导率及磁记忆信号的影响 总被引:1,自引:0,他引:1
运用数值模拟方法,对不同拉应力作用下X60管线钢的相对磁导率μσ的变化情况进行了仿真.结果表明,加载初期试件处于弹性变形阶段时,μσ值变化较大,随应力的增大μσ值迅速减小;加载超过屈服点后,μσ值变化很小,应力的增大已不再对其产生显著影响.磁记忆检测试验表明,进入塑性变形阶段后,信号曲线亦会由起初无规律性分布发展到相近... 相似文献
5.
为研究外加应力作用下铁磁材料磁极性变化规律,制作Q235钢轴状静载拉伸试件,在MTS810型液压伺服试验机上进行正向或反向多级加载,采用EMS2003金属磁记忆仪检测拉伸过程试件表面磁记忆信号变化,分析加载顺序、加载次数及应力大小对磁极性影响。研究结果表明:同一加载方向上试件磁极性不变,加载应力大小决定磁极性强弱,正反方向加载试件产生相反的磁极性。同一加载方向、同一加载应力条件下,加载次数不影响磁极性;改变加载方向,加载应力需逆转磁畴结构取向,加载次数增多使磁极性略有增强。 相似文献
6.
高重频PD雷达是为解决测速模糊而在机载雷达中广泛采用的一种PD雷达工作模式,从PD雷达的特性来讲,由于带宽比较窄使得噪声干扰能量利用效率不是很高。采用DRFM精确获取雷达信号实施干扰是当前干扰的发展方向,但是对占空比接近50%的高重频PD雷达,采用对低重频PD及中重频PD可行的距离拖引,速度拖引等一系列在雷达信号脉冲串间隔内产生复杂调制的干扰方法是不合适的。主要针对高重频PD雷达重频高、占空比大的特点,提出了一种舍脉冲干扰方法,对DRFM截获的雷达信号进行快速部分转发,间隔一定脉冲数舍弃一个脉冲,改变原雷达信号的脉冲重复周期,使得在频域上产生多个速度欺骗性干扰信号,并通过仿真验证了干扰的有效性。 相似文献
7.
流域变换是数字形态学中用于图像分割的一种经典方法,其并行化问题成为近年来研究的重点。首先给出了流域变换的数学模型,并归纳列举了几种离散情况下的形式化定义;其次分类总结了近年来流域变换串行算法研究的新进展,从而在此基础上重点讨论了相应的并行化策略。详细分析了设计并行流域算法需要考虑的几个问题;并比较评价了现有并行算法的性能特点,得出了一些结论;最后提出了有待进一步研究的问题。 相似文献
8.
新兴的三维静态存储器将代替二维静态存储器被广泛用于高性能微处理器中,但它依然会受到软错误的危害。为了能够快速、自动分析多层管芯堆叠结构的三维静态存储器软错误特性,搭建了三维静态存储器软错误分析平台。利用该平台对以字线划分设计的三维静态存储器和同等规模的二维静态存储器分别进行软错误分析,并对分析结果进行对比。研究结果表明二维和三维静态存储器的翻转截面几乎相同,但三维静态存储器单个字中发生的软错误要比二维静态存储器更严重,导致难以使用纠检错技术对其进行加固。静态模式下二维和三维静态存储器敏感节点均分布于存储阵列中,表明静态模式下逻辑电路不会引发软错误。 相似文献
9.
虚拟存储是现代微处理器系统必不可少的存储模式。在虚存模式下,虚拟地址到物理地址的变换是流水线中最频繁的核心服务,容易处于决定处理器时钟周期的关键路径上。为加快虚存的访问,现代高性能微处理器实现了一种硬件地址映射结构:转换后援缓冲器(简称TLB);在分析TLB传统的地址映射机制的基础上,提出了基于虚区域和Cache块标记的预验证技术,结果表明该技术优化了TLB的设计,避免了TLB访问时延成为访存的瓶颈。 相似文献
10.
为了提高HLA仿真系统在高性能计算平台上的运行性能,针对高性能计算平台的高性能层次式通信环境,提出了一种共享内存/IB/以太网自适应RTI通信机制-SACM机制,该机制能够根据通信双方所在节点的网络拓扑信息,自适应建立延迟最小的通信连接,实现共享内存、IB等高速互连及以太网互连的自适应选择.同时在该通信机制中,针对节点内高速共享内存通信需求,提出了一种面向多盟员互连的共享内存通信算法,有效提高了节点内盟员通信效率.对象属性值更新延迟测试结果表明,该通信机制可以有效提高RTI在高性能计算平台的通信性能. 相似文献