首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   237篇
  免费   62篇
  国内免费   8篇
  2024年   3篇
  2023年   8篇
  2022年   6篇
  2021年   10篇
  2020年   11篇
  2019年   8篇
  2018年   5篇
  2017年   4篇
  2016年   7篇
  2015年   16篇
  2014年   19篇
  2013年   12篇
  2012年   20篇
  2011年   20篇
  2010年   26篇
  2009年   15篇
  2008年   16篇
  2007年   10篇
  2006年   4篇
  2005年   7篇
  2004年   8篇
  2003年   7篇
  2002年   11篇
  2001年   13篇
  2000年   9篇
  1999年   6篇
  1998年   6篇
  1997年   4篇
  1996年   1篇
  1995年   1篇
  1994年   4篇
  1993年   3篇
  1992年   3篇
  1991年   4篇
排序方式: 共有307条查询结果,搜索用时 15 毫秒
271.
针对同时存在通道幅度相位不一致与阵列互耦的均匀直线阵列,提出了一种采用模拟退火算法的阵列模型校正方法.该方法使用多个辅助信源分时工作,根据子空间基本原理构造目标函数,采用模拟退火算法对幅相误差矩阵及互耦矩阵进行估计.利用该方法对均匀直线阵进行了计算机仿真与实测实验,仿真及实验结果证明了该方法是有效可行的.  相似文献   
272.
多芯片组件(three-dimensional multi-chip module,MCM)是微波产品的重要组成部分,其集成度的高低将直接影响到产品的小型化与轻量化.当前,军用领域绝大多数的MCM使用的还是传统的二维多芯片组件(2D-MCM)形式.为了实现更高的集成密度,MCM需要向三维多芯片组件(3D-MCM)方向发...  相似文献   
273.
274.
275.
针对超波束形成方法(Hyper Beam-forming,HBF)在实际应用中的不稳定问题,依据阵元间协方差矩阵同一斜对角线上不同元素具有相同相位差的特点,提出了一种基于虚拟阵元的超波束形成方法(Hyper Beam-forming Based on Virtual Array Element,VAEHBF)。该方法按互相关法对接收阵进行虚拟扩展;按HBF思想分子阵分裂波束形成;对分裂波束形成结果进行合成,得到改善的超波束形成结果。数值仿真和实测数据处理结果表明,相比HBF方法,该方法通过对接收阵进行虚拟扩展,在保持分辨力不变的情况下,可进一步提高合成波束增益,对信噪比的适应能力得到了3 dB提高,提高了HBF的目标检测性能及方位估计能力。  相似文献   
276.
针对大阵元间距平面阵列方向图综合问题,提出基于粒子群算法的宽带真延时平面阵列方向图综合方法。该方法根据真延时条件下阵列方向图主瓣和栅瓣指向的特点,采用宽带真延时抑制阵列方向图的栅瓣;利用粒子群优化算法优化阵列结构,得到具有较高主副瓣比的平面阵列方向图。通过对8×8的矩形平面阵进行仿真,验证了所提方法的有效性,在此基础上,还仿真研究了该方法对栅瓣的抑制性能与信号带宽之间的关系。  相似文献   
277.
<正>研制背景韩国海军现役护卫舰由9艘"蔚山"级、4艘"东海"级和24艘(现余23艘)"浦项"级舰构成。20世纪80.90年代建造的"东海"级和"浦项"级轻型护卫舰,是排水量只有1000吨左右的小型水面舰艇,主要用于在朝鲜海岸边界执行警戒与巡逻任务,其作战半径非常有限,很难执行远洋  相似文献   
278.
阵列模糊判决是选择测向阵列的前提,方便、实用的判决算法具有理论与应用价值.提出了一种利用方向矢量间相关性判断阵列模糊的算法,克服了方程组法不适合判断复杂阵列模糊以及谱峰搜索法计算量大的不足.此算法能够方便、快捷地判断阵列是否模糊并求解模糊角.给出了仿真实验,证明此方法的有效性.  相似文献   
279.
垂直发射系统是未来海战中的重要装备   总被引:1,自引:0,他引:1  
目前国外海军舰艇装备的防空导弹一般配备3种通用的发射系统:单臂或双臂斜架多联装发射系统和垂直发射系统.在未来高技术条件下的局部海战中的饱和攻击下,垂直发射系统在对空防御中的作战中具有一定的优势,对此进行了探讨与研究.  相似文献   
280.
用FPGA 实现先行进位单元阵列除法器   总被引:4,自引:0,他引:4       下载免费PDF全文
介绍了用FPGA实现先行进位单元阵列除法器的原理及方法。本除法器在速度上不仅较软件方法快近十倍,而且较传统的硬件除法器有很大的提高;同时,利用FPGA设计技术,将本除法器集成在一单片的FPGA器件上,从而为高速处理模块的实现提供了一条十分有效的途径  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号