首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   27篇
  免费   9篇
  2015年   1篇
  2013年   2篇
  2012年   1篇
  2011年   2篇
  2010年   3篇
  2009年   3篇
  2008年   2篇
  2007年   1篇
  2005年   1篇
  2003年   1篇
  2000年   3篇
  1999年   1篇
  1998年   3篇
  1997年   3篇
  1996年   2篇
  1995年   2篇
  1994年   2篇
  1992年   2篇
  1991年   1篇
排序方式: 共有36条查询结果,搜索用时 0 毫秒
11.
12.
提出了一种适用于跳频通信的高速PLL频率合成器,并给予了实现。由于以往的PLL环路采用了低通滤波器,所以很难实现高速换频。与此不,本PLL环路采用了不需要低通滤波器的取样保持型相位比较器。在换频时,对PLL环路给出实始值,实现输出频率高速捕获。而对应各频率的初始值可利用跳频通信载波跳变的周期性,根据与前一周期同一频率在PLL稳定状态的相位差获得。最后以实验验证了所提方法的正确性。根据本方法可把换频  相似文献   
13.
本文讨论了几种常用的位同步提取方法及衡量位同步的性能指标,分析了CPFSK基带信号的特点,提出了一种获取CPFSK信号的位同步方法,并设计了相应的具体电路。  相似文献   
14.
为分析电荷泵中不同频率单粒子瞬变(SET)电流对锁相环(PLL)的影响,采用频域分析法从增益和带宽的角度研究了环路参数与SET响应的关系。分析结果表明,减小环路滤波电阻可以降低系统增益,从而有效降低压控振荡器控制电压的扰动;增大固有频率或阻尼因子则可以提高系统带宽,从而滤除更大范围的SET电流,同时还可以降低PLL恢复到锁定状态的时间。因此,减小环路滤波电阻、增大固有频率或阻尼因子是有效的设计加固方法。通过1GHz PLL的SET模拟验证了上述结论。  相似文献   
15.
结合锁相环的基本原理,介绍了高集成整数分频频率合成器芯片 ADF4360-X 的特性,该系列芯片集成了 VCO 非常利于设备的小型化;以 ADF4360-7为例,给出了实际应用中的设计要点、实现方法和实现电路时的注意事项。测试结果显示,设计的频率合成器覆盖范围达到400 MHz,步进1 MHz,偏离中心频率1 kHz 处相位噪声达到-93 dBc/Hz。  相似文献   
16.
探讨了采用锁相环频率跟踪,通过环路补偿达到磁平衡的方法,隔离测量直流和低频、中频交流电流,利用磁性材料自身特性,进行温度补偿,用低成本达到较高的稳定度和测量精度.  相似文献   
17.
跳频通信技术在抗干扰和保密性方面具有的优越性使其在军事通信方面的应用越来越受到重视,跳频通信系统中频率合成器的频率切换速度成为人们关注的热点。文章对三种锁相环(PLL)频率合成器快速锁定的方法进行了较深入的研究,其中分别举例仿真了压控振荡器(VCO)电压预置PLL频率合成器和分数分频PLL(FNPLL)频率合成器的锁定时间,实现了一个S波段DDS分频的PLL频率合成器。通过仿真和测量,给出了相关方法对PLL频率合成器频率切换速度性能改善的程度,并得出了一些有益的结论,对跳频频率合成器的工程研制具有一定的指导意义。  相似文献   
18.
针对导弹的定型试验,介绍了一种通用的地地导弹系统数据采集方案,并对其中所遇到的关键问题加以阐述,对各种火控系统的定型设备研制具有一定的参考价值  相似文献   
19.
20.
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号