AVS解码中插值算法的硬件实现 |
| |
作者姓名: | 王俊 张盛兵 黄晁 |
| |
作者单位: | 1.西北工业大学软件与微电子学院;2.宁波中科集成电路设计中心 |
| |
基金项目: | 宁波市高新技术计划基金
,
获中国国家高新技术优秀成果奖
|
| |
摘 要: | 在AVS标准中的插值算法采用分像素提高视频解码的清晰度,也是解码端主要的访存和计算瓶颈。为了得到分像素位置的像素值,需要参考其周围相邻的像素值;针对亮度和色度插值设计了一种基于流水线的并行架构,计算出不同位置上的分像素值,提高了解码系统的运算速度,与其他设计完成的解码器模块配合,在FPGA上实现AVS高清实时解码。
|
关 键 词: | AVS 插值算法 并行 流水线 |
本文献已被 CNKI 万方数据 等数据库收录! |
| 点击此处可从《火力与指挥控制》浏览原始摘要信息 |
|
点击此处可从《火力与指挥控制》下载全文 |
|