首页 | 本学科首页   官方微博 | 高级检索  
   检索      

LS-DSP数字信号处理器总线的低功耗设计
引用本文:车德亮,李剑川,沈绪榜.LS-DSP数字信号处理器总线的低功耗设计[J].国防科技大学学报,2005,27(2):80-86.
作者姓名:车德亮  李剑川  沈绪榜
作者单位:西安微电子技术研究所,陕西,西安,710054;西安微电子技术研究所,陕西,西安,710054;国防科技大学,机电工程与自动化学院,湖南,长沙,410073
基金项目:国家"863"高技术研究发展计划资助项目(2002AA714022),国家部委资助项目(41308010203)
摘    要:随着数字信号处理器制造工艺的进步,总线的功耗已经成为数字信号处理器功耗的主要组成部分。研究了LS DSP数字信号处理器地址总线、数据总线、内部数据总线三类总线的低功耗设计技术,主要采用了总线编码的方法实现总线的低功耗。实验结果表明,LS DSP采用总线低功耗技术后,有效地降低了总线的功耗。

关 键 词:总线编码  海明距离  串扰  数字信号处理器
文章编号:1001-2486(2005)02-0080-07
收稿时间:2004/9/29 0:00:00
修稿时间:2004年9月29日

The Low Power Design of the Bus for Digital Signal Processor LS-DSP
CHE Deliang,LI Jianchuan and SHEN Xubang.The Low Power Design of the Bus for Digital Signal Processor LS-DSP[J].Journal of National University of Defense Technology,2005,27(2):80-86.
Authors:CHE Deliang  LI Jianchuan and SHEN Xubang
Institution:CHE De-liang~1,LI Jian-chuan~
Abstract:
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《国防科技大学学报》浏览原始摘要信息
点击此处可从《国防科技大学学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号