共查询到10条相似文献,搜索用时 15 毫秒
1.
DDS+PLL Hybrid结构兼顾DDS和PLL的优势,但也兼具DDS和PLL的缺点:宽带信号性能较差;零相位误差跟踪的实现难度大;环路稳定性差;较长的捕获时间;调频斜率受限等。提出了在传统的DDS+PLL Hybrid结构中增加频率扫描电路的方法,能够有效降低环路设计难度,提高了捕获速度。扫频电路使大带宽、短脉冲的调频信号的产生成为可能。同时提出了预失真相位补偿的方法,极大地提升了信号的脉压性能。设计了实验电路,对所提出的电路结构和相位补偿方法进行了验证。试验结果表明,在环路带宽为1MHz和2MHz时,环路的捕获时间分别减小为2.175μs和1.032μs;相位误差小于4°;信号的脉压性能接近理想,主瓣宽度与理想值相同,PLSR优于-38dB,ISLR优于-9.5dB。 相似文献
2.
信号模拟器在雷达、通信等有电子领域均有广泛应用。直接数字合成技术(DDS)能够有效的解决模拟频率合成电路中对频率、相位等信号特征控制复杂和误差较大的问题。本文介绍了一种基于DDS技术的雷达中频信号模拟器设计实现方法,以ARM嵌入式软核处理器控制DDS芯片,配合后端电路中滤波、放大、程控衰减等信号整形手段,最终产生满足要求的连续波/脉冲的单频信号、线性调频信号和频率快速捷变信号等多种雷达中频信号。通过实际电路测试给出结果,达到预期设计目标。 相似文献
3.
基于太赫兹肖特基二极管的强非线性特性,采用多次谐波倍频和混频的方式,研制了可应用于连续波频率调制雷达探测的紧凑型220 GHz收发前端.为了使接收机实现高功率输出,220 GHz三倍频器的功放驱动采用4路功率合成的方式,实现70 GHz 300 mW高功率功率放大器模块,70 GHz高抑制度7阶腔体带通滤波器抑制高次谐... 相似文献
4.
跳频通信技术在抗干扰和保密性方面具有的优越性使其在军事通信方面的应用越来越受到重视,跳频通信系统中频率合成器的频率切换速度成为人们关注的热点。文章对三种锁相环(PLL)频率合成器快速锁定的方法进行了较深入的研究,其中分别举例仿真了压控振荡器(VCO)电压预置PLL频率合成器和分数分频PLL(FNPLL)频率合成器的锁定时间,实现了一个S波段DDS分频的PLL频率合成器。通过仿真和测量,给出了相关方法对PLL频率合成器频率切换速度性能改善的程度,并得出了一些有益的结论,对跳频频率合成器的工程研制具有一定的指导意义。 相似文献
5.
6.
直接数字式频率合成技术是当今电信领域与电子仪器领域一个引人入胜的课题,尤其是采用了VLSI工艺和某些先进技术的直接数字式频率合成系统(DDS)芯片,更使频率合成器的研制者们如虎添翼。本文介绍的 Q2220 DDS芯片,是美国 QUALCOMM公司近几年推出的该类产品之一,本文介绍其特点、用途、工作原理和应用方法,最后给出设计实例和有关结论。 相似文献
7.
史国伟 《武警工程学院学报》1997,13(4):23-25
本文介绍一种将锁相式频率合成技术和高稳定度晶体振荡器相结合而构成的三相正弦波信号源.该信号源不但有同晶体振荡器同样高的频率稳定度,而且频率在1~1000Hz间连续可调,满足了科技领域对信号源稳定度与频率宽度的要求. 相似文献
8.
9.
10.
6.环路的跟踪若输入信号的频率和环路参数皆稳定不变,并无内、外干扰的影响,则环路的锁定点也就稳定不变,反之则可能引起锁定点变化,形成相位误差。这在叙说环路调整过程时已有所提及(见第3节)。而如前述,传感器精转角转换数码是依靠测量参考和可变二信号的相位差而获得的。由于使用了锁相倍频环路,实际上最终获得的数码是反应了参考和可变锁相倍频环路反馈信号间的相位差。所以锁定点的任何变化皆能形成转换误差,这当然是我们非常关心的,也是希望尽量减小的。为此要对各种可能情况作一些必要的说明和计算。 相似文献