首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   116篇
  免费   36篇
  国内免费   1篇
  2024年   1篇
  2021年   1篇
  2020年   5篇
  2019年   5篇
  2018年   1篇
  2017年   2篇
  2016年   7篇
  2015年   3篇
  2014年   6篇
  2013年   3篇
  2012年   7篇
  2011年   11篇
  2010年   5篇
  2009年   9篇
  2008年   11篇
  2007年   5篇
  2006年   8篇
  2005年   7篇
  2004年   4篇
  2003年   4篇
  2002年   7篇
  2001年   5篇
  2000年   7篇
  1999年   6篇
  1998年   5篇
  1997年   1篇
  1996年   1篇
  1995年   4篇
  1994年   1篇
  1993年   4篇
  1992年   1篇
  1991年   3篇
  1990年   3篇
排序方式: 共有153条查询结果,搜索用时 31 毫秒
111.
GPS(全球定位导航系统)天线滤波和极化抗干扰技术,使得宽带阻塞式干扰的效能急剧下降。为了解决这个问题,提出了一种采用伪码瞄准式干扰方案。方案能够对GPS信号进行干扰,并且干扰性能得到提升。分析了伪码瞄准式干扰原理和评估标准,对GPS伪码瞄准式干扰机进行了设计,分别包括伪码干扰源模块设计和载波模块设计,并给出了个电路的原理和硬件实现。对GPS接收机的载噪比进行了测试,实验结果表明伪码瞄准式干扰,载噪比降低,具有干扰功率集中的优点。相比宽带阻塞式干扰,性能得到提升。  相似文献   
112.
本原BCH码的维数与周期分布   总被引:1,自引:0,他引:1       下载免费PDF全文
本文给出了求分圆陪集首集中元素个数新的计算公式,确定了长度为k的分圆陪集的个数。给出了q元域上狭义本原BCH码的维数的计算公式,确定了狭义本原BCH码的周期分布。  相似文献   
113.
PN码的捕捉有多种方法,如最大似然算法,串行的固定驻留时间,采用匹配滤波器,可变驻留时间(序贯检测),序列估值等,本文对它们的工作原理分别进行了介绍,并分析了性能指标,优缺点及应用情况。  相似文献   
114.
介绍了数字伺服系统中用十六位二进制数表示角的方法和误差角的计算。使数字伺服系统设计者从根本上树立角与数关系的正确看法,从而有助于正确、简练地设计控制算法程序。  相似文献   
115.
本文首先讨论了边缘跟踪的常用方法,并指出了其存在的缺点,而后提出了虚象点与虚链的概念,并讨论了它们的性质。在此基础上,提出了快速边缘跟踪的算法和边界链码的获取。  相似文献   
116.
在跳频多址通信中,为了减少用户之间的互相干扰,保证良好的同步以及其它工作性能,要求跳频码序列具有较好的互相关特性和自相关特性。本文首先分析了具有较好互相关特性和自相关特性的码序列的理论上受到的限制,然后着重分析了它们的构造和产生。  相似文献   
117.
陈勇  赵杭生 《现代军事通信》2004,12(4):18-21,40
本文根据单峰映射产生混沌序列极易被攻击的特点,采用高维的混沌系统来设计混沌扩频序列。针对n维非线性数字滤波器产生序列的周期和分布特性,我们在结构上作了相应的设计。产生序列的数值分析表明:其性能与理想随机序列一致,与传统扩频序列相当。由于混沌扩频序列具有周期任意、码族数目多、保密性好等优点,特别适合在军事卫星扩频系统中应用。  相似文献   
118.
在分析传统码资源静态分配算法缺陷的基础上,研究了直接合并碎片整理算法和最小分支搜索不完全码碎片整理算法.同时研究了碎片整理算法中的关键问题:碎片整理的时机,即定时机制问题.提出了一种获取定时参数的方法,并利用计算机仿真工具对定时机制进行了仿真,验证了理论结论.  相似文献   
119.
摘要:针对现有的测试响应压缩方法在未知位处理能力、混淆能力、诊断能力和压缩能力方面只侧重于单一能力的问题,首次将LDPC编码技术应用于测试响应压缩中,提出一种基于规则LDPC码校验矩阵的测试响应压缩方法.通过对上述4种能力进行仿真分析得出,该方法与现有测试响应压缩方法相比整体性能有明显的提升.  相似文献   
120.
针对校验矩阵形如准循环双对角阵的结构化LDPC码,对比研究了两类高效的编码算法:矩阵分解编码算法和分项累加递归编码算法,指出了两种算法从实现角度是等效的,但分项累加递归编码算法推导更为直观,且便于硬件并行实现。基于分项累加编码算法,提出了一种适合准循环双对角LDPC码的部分并行编码结构,设计实现了IEEE 802.11n标准中的LDPC码编码器。FPGA实现结果表明,所设计的LDPC编码器硬件开销较少,信息比特吞吐率最高能达到13Gbps。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号