首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   8篇
  免费   0篇
  2017年   1篇
  2016年   1篇
  2009年   1篇
  2008年   1篇
  2005年   1篇
  2004年   3篇
排序方式: 共有8条查询结果,搜索用时 187 毫秒
1
1.
基于Xilinx公司的Virtex-5系列FPGA开发板,采用VHDL硬件描述语言,并运用模块化的设计理念,参考TCP_IP协议栈的工作机制,设计并实现了一个具有接收确认及漏发重发功能的可靠的UDP_IP网络通信协议栈。同时,设计并实现了一个以太网控制器,该控制器与UDP_IP协议一起构成一个完整的网络通信链路协议。经过上板测试验证,该通信协议栈能正确高效地完成网络数据的发送和接收等工作,且稳定性良好。  相似文献   
2.
利用VHDL二维数组模型定义LFSR的反馈状态查找表并实现了参数化LFSR反馈回路.对当前状态进行全零模式检测和条件异或运算,结合VHDL条件生成语句实现了参数化Bruijn计数器.定义循环模式计算函数来得到任意位数和模式下的LFSR尾状态,通过状态比较实现了任意循环模式下的参数化LFSR模型.软件综合结果表明,在不同的参数实现下,LFSR模型有优秀的时序性能,能够满足实际应用需要.  相似文献   
3.
基于LUT的双正交小波滤波器VHDL模型设计   总被引:1,自引:0,他引:1  
VHDL是EDA领域中电路设计必不可少的工具。它具有良好的结构化设计和行为建模能力。首先,利用VHDL对双正交小波滤波器复杂算法电路建立结构模型。然后,利用算法建模和数据流建模相结合的混合建模方法建立行为模型。最后,利用仿真软件对模型进行波形仿真,并根据仿真结果对模型进行修改以达到设计要求。  相似文献   
4.
EHW实现过程中VHDL程序自动生成研究   总被引:2,自引:0,他引:2  
论述了在基于FPGA的EHW内进化实验中特定格式的染色体编码表示和相应的VHDL程序自动生成的基本概念,制定了具体规则和方法,奠定了硬件进化及评估过程实现全自动运行的基础,并对自动生成的结果予以实际验证。该方法能在使用不同的FPGA芯片作为演化载体时,避免对不同的数据流进行格式分析,以便在通用的EDA环境中,直接实现以二进制数串表示的染色体自动处理和相关配置文件的形成。按此方式可在很大程度上摆脱对某些固定类型FPGA芯片的依赖,有助于建立方便、实用的EHW环境。  相似文献   
5.
针对现有程控数字交换机大多采用传统搭积木式(即用器件搭成电路板)的设计方法,提出用现场可编程门阵列(FPGA)技术设计的新思路,并通过VHDL语言设计给出了仿真结果,结果表明,用FPGA设计的数字程控交换模块具有硬件结构简单、性能良好、功能易于升级等优点.  相似文献   
6.
传统的锅炉监控装置存在电路结构复杂,研发周期长,现场维护和升级困难等缺点,不能灵活地满足用户的需要。为了提高该类装置的整体性能,从实用的角度出发,在现有类似装置的基础上,设计了新型锅炉监控报警装置。该装置采用EDA的系统设计方法,通过VHDL语言的编程使硬件电路设计软件化,简化了电路结构、缩短了研发周期。同时由于在设计中采用了ISP技术,所以可方便地实现系统的现场维护和升级。该装置不仅适用于社会的生产和生活等领域,而且在我军新时期后勤保障方面也有较广泛的应用前景。  相似文献   
7.
介绍了一种焦平面阵列探测器非均匀性的多点实时校正系统,该系统具有校正精度高、易于实现、实时性强等优点。同时介绍了该系统中的重要逻辑模块———12 b it×8 b it乘法器的VHDL设计,该乘法器占用FPGA硬件资源少,运行实时性好。  相似文献   
8.
设计一款高性能的SATA硬盘控制器IP核。基于Xilinx公司的Virtex-5系列FPGA,参考SATA2.5协议,运用VHDL硬件描述语言,采用模块化的设计理念,完成IP核的设计。搭建了验证平台,对IP核的性能进行了测试,经测试该控制器IP核能正确地完成读、写、设备复位、设备识别等操作,且稳定性良好。同时编写了Peta Linux操作系统下的驱动程序,便于嵌入式系统的应用。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号