全文获取类型
收费全文 | 241篇 |
免费 | 18篇 |
国内免费 | 5篇 |
出版年
2024年 | 1篇 |
2023年 | 3篇 |
2021年 | 1篇 |
2020年 | 2篇 |
2019年 | 1篇 |
2018年 | 2篇 |
2017年 | 2篇 |
2016年 | 5篇 |
2015年 | 9篇 |
2014年 | 29篇 |
2013年 | 34篇 |
2012年 | 20篇 |
2011年 | 24篇 |
2010年 | 22篇 |
2009年 | 13篇 |
2008年 | 13篇 |
2007年 | 14篇 |
2006年 | 8篇 |
2005年 | 8篇 |
2004年 | 3篇 |
2003年 | 7篇 |
2002年 | 7篇 |
2001年 | 8篇 |
2000年 | 10篇 |
1999年 | 5篇 |
1998年 | 6篇 |
1997年 | 2篇 |
1996年 | 3篇 |
1994年 | 1篇 |
1989年 | 1篇 |
排序方式: 共有264条查询结果,搜索用时 15 毫秒
61.
应中国人民解放军海军邀请,澳大利亚海军“安扎克”号导弹护卫舰在澳大利亚海上司令部司令罗恩·莫菲特少将率领下,于10月10~14日对青岛进行了友好访问。此次是澳大利亚军舰第8次访问中国。10月14日,中国海军“哈尔滨”号导弹逐舰、“洪泽湖”号综合补给舰以及“直九”舰载直升机与来访的澳大利亚军舰在青岛附近黄海海域进行了海上联合搜救演习。演习共分三个阶段:舰艇编队通信演练、舰艇编队运动演练和海上联合搜救演练。这是中国海军首次与澳大利亚海军进行非传统安全领域的联合演习。两国将军指挥同一编队10月14日上午8时30分,中国海军… 相似文献
62.
王沁 《军械工程学院学报》2004,16(3):55-58
从设备信息管理系统的升级和业务功能扩展的角度,阐述了采用现场总线技术构成的设备监控系统的必要性和作用,并结合某工程背景,介绍了基于现场总线设备自动化监控系统的体系结构、网络拓扑结构及应用软件设计等关键技术。 相似文献
63.
以Altera公司的PLD系列器件为例,介绍了有关FPGA和CPLD可编程逻辑器件的基本特点和应用。同时结合MAX+PLUSII开发系统,介绍了开发PLD器件的一般过程,指出采用PLD器件可以提高数字电路设计的速度和质量,是EDA技术发展的必然趋势。 相似文献
64.
根据我军无线通信装备面临的问题,结合美国国防部最近发布的可编程模块化通信系统(PMCS)的指导思想,提出了面向21世纪的军用无线通信系统的新构想。该系统的主要特点是具有可编程、模块化和开放性。它将对促进我军通信装备的研制、使用、维护和管理的现代化的发挥重要作用。 相似文献
65.
正11月25日,笔者从十三师了解到,今年该师计划全年安置就业2565人,截至10月底已安置就业3226人,超额完成年度就业计划。近年来,十三师紧紧围绕"三化"建设和产业结构调整,合理配置就业培训资源,创新促进就业再就业工作方法,为职工子女、退伍军人和就业困难人员创造就业机会、搭建创业平台。同时,还出台了《十三师促进就业实施方案》,加大对无业人员实用技术的培训力度;在 相似文献
66.
<正>北创公司围绕"三提升"既提升工作质量和产品实物质量、提升工作效率、提升现场管理水平入手,从设计、研发、生产、采购、营销、物流、质量、安全、节能环保等方方面面提升精益管理的能力和水平,把严谨精细的作风融入到生产经营和各项管理服务中去。在提高产品实物质量方面,从生产现场、用户反馈问题及管理的薄弱环节深入查找质量风险源及风险点并进行识别和研判,最终确定出36个风险点。通过制定和落实《铁路车辆风险点控制办法》, 相似文献
67.
苏阳 《武警工程学院学报》2014,(2):38-42
二维离散余弦/反余弦变换是图像处理算法的核心。基于DSP处理器或软件实现速度较低,以及ASIC实现芯片的面积和功耗都较大,本文研究了一种基于行列分解结构的二维DCT/IDCT变换,在两级一维DCT/IDCT变换之间插入双RAM结构,通过乒乓操作保证了前后级DCT/IDCT运算的并行性,提高了运算速度。电路结构在QuartusII中进行了逻辑综合,通过Modelsim编写激励对逻辑功能进行了仿真验证,并将仿真结果与Mat—lab仿真结果进行了比较。结果表明该模块功能正确,能够为图像处理提供良好的处理性能。 相似文献
68.
《中国人民武装警察部队学院学报》2000,16(6):31-32,36
新形势下现场警卫工作具有时限性、随意性、复杂性、公开性特点;存在着现场指定及参观程序多变化、人员不易控制、警卫战术方面的问题;提出做好现场警卫工作的基础工作。明确职责和作用等对策。 相似文献
69.
面向众核处理器提出一种访存链路接口的现场可编程门阵列(Field-Programmable Gate Array,FPGA)验证平台,用于对处理器访存链路关键部件进行功能及可靠性测试。提出片上读写激励自动产生与检查机制、以太网接口硬件用户数据报协议(User Datagram Protocol,UDP)协议栈和FPGA芯片间多通道并行链路三项关键技术并进行设计实现。实验结果表明提出的各项关键技术功能正确,不仅丰富了功能验证中随机激励产生及结果验证的手段,而且实现了对链路数据检错和多lane间延迟偏斜纠正逻辑的可靠性测试与评估。经过该平台验证的访存链路接口在实际芯片中通过了功能正确性测试,证明了验证的有效性。 相似文献
70.