排序方式: 共有76条查询结果,搜索用时 15 毫秒
1.
本文论述了超长波通信系统和传输信道的特点,提高超长波接收机对低功率信号接收能力的意义及途径.对可能采用的编码和调制方式为什么是最佳的进行了论述,并提出了进一步改进的可行方法. 相似文献
2.
3.
针对C~3I 系统工程对文电作业处理的实用需求,重点对其中的软件模块组织和硬件支撑环境等基本技术进行了综合性阐述。本文可对文电系统总体设计提供参考。 相似文献
4.
转发式干扰因与雷达发射波形的高度相关性,经雷达主瓣接收后易对雷达产生严重的干扰作用。为解决主瓣干扰问题,建立正交频率分集调频多输入多输出(orthogonal frequency division multiplexing-multiple input multiple output, OFDM-MIMO)雷达主瓣接收的转发式干扰信号模型,分析了该干扰对OFDM-MIMO雷达的干扰机理;同时基于自适应方法处理理论,推导了OFDM-MIMO雷达自适应处理权向量解析式,提出了基于距离依赖波束的OFDM-MIMO雷达转发式主瓣干扰自适应抑制方法。理论研究和仿真结果表明,提出的方法提高了输出信干噪比,实现了转发式主瓣干扰的有效抑制。 相似文献
5.
理论推导了不同阶数假目标的相位特性及影响因素,根据单脉冲雷达角度测量的原理,分析了间歇采样转发假目标实现角度欺骗干扰的制约条件,推导了实施角度欺骗相干干扰需要满足的相位相干、幅度匹配等要求,并进一步研究了为实现相干干扰对间歇采样转发延时、转发频率、转发功率的约束条件。进行了仿真分析,分别讨论了相干干扰和非相干干扰两种角度欺骗干扰条件下关键参数对干扰效果的影响。结果表明,通过灵活的参数设计和合理布设,间歇采样转发假目标能有效诱偏单脉冲测角系统,这对于间歇采样转发干扰机的设计及使用具有指导意义。 相似文献
6.
基于通用多核架构的网络分组处理系统性能受到诸如分组IO开销高、多核共享内存及进程调度竞争大、页表缓冲表项失效率高等问题的困扰。为此提出一种基于通用多核网络分组处理系统、面向高速分组转发应用的线程亲和缓冲区硬件管理机制,并在网络专用协处理引擎上实现。该机制采用无中断的线程亲和调度策略,将包含控制信息与缓冲区地址信息的描述符和分组数据按照分组处理的线程号链式地对应加载在多个地址连续的共享缓冲区中。基于通用多核和现场可编程门阵列平台进行报文转发测试,实验结果表明,采用线程亲和缓冲区管理机制能使平均报文转发处理性能提升12.4%,有效地降低IO开销和TLB表项失效率。 相似文献
7.
8.
针对磁栅或光栅形式的正交编码器译码过程中出现漏计数或错计数等问题,提出了一种具有较强容错能力的新型正交译码机制,并根据基于模型的设计思想将此机制在FPGA中实现,创新式地组合应用几种开发软件,通过Simulink?/Stateflow?/Xilinx?Systerm Generator等工具生成HDL文件、二进制比特流文件,建立了一套基于模型设计的自动化开发流程,相较于传统RTL级开发方式,不需要对硬件描述语言的熟练掌握,避免了人工编辑代码等繁冗复杂的工作。某型永磁同步直线电机控制系统的FPGA板卡测试,验证了该方法的有效性和实用性。 相似文献
9.
TPC(Turbo Product Code)是一种较易实现、性能较好的Turbo码方案,它的应用前景极其广泛。1998年Pyndiah提出了一种适用于TPC的译码算法,取得了良好的性能。本文从硬件实现的角度对这种算法提出了几点改进意见,使其较适用于硬件实现,在此基础上讨论了子码译码器并行处理对时延和规模的影响,探讨其实用的可能性。 相似文献
10.
随着线路传输速率的快速提高,报文线速转发面临极大挑战。基于并行处理技术,提出分布式并行转发引擎结构,实现高速报文转发。针对并行转发引擎负载分配问题,设计AHDA(Adaptive Hashing DispatchAlgorithm)算法,该算法为综合考虑负载均衡和报文保序提供支持。模拟结果表明,AHDA算法均匀分配负载,保证很低的报文乱序率,对网络处理器规模具有良好的可扩展性。 相似文献