首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   34篇
  免费   10篇
  国内免费   2篇
  2024年   1篇
  2020年   1篇
  2016年   5篇
  2015年   1篇
  2013年   1篇
  2012年   3篇
  2011年   7篇
  2010年   2篇
  2009年   1篇
  2008年   1篇
  2006年   3篇
  2005年   1篇
  2002年   2篇
  2001年   4篇
  2000年   1篇
  1999年   1篇
  1998年   2篇
  1997年   1篇
  1996年   1篇
  1995年   1篇
  1994年   2篇
  1992年   2篇
  1991年   1篇
  1990年   1篇
排序方式: 共有46条查询结果,搜索用时 15 毫秒
1.
2.
介绍以单片机为核心做成的长途台电话号码有权判别系统,通过与PC系列微机联网,实现电话号码有权判别并自动语音回复。  相似文献   
3.
一种采用EPROM的数字-轴角转换方法   总被引:3,自引:0,他引:3  
介绍EPROM型数字-轴角转换原理和多路数字-轴角转换的实现方法。  相似文献   
4.
为记录子弹从预发射到落地过程的状态数据,设计了一种遥测与固态存储相结合的数据采集回收系统.该系统以FPGA芯片为逻辑控制中心,高速采集传感器等设备的输出数据,采集数据经编帧后分别进行固态存储和PCM码无线遥测存储,回收数据由上位机软件处理,还原子弹全程飞行状态.全套系统经地面测试各性能满足设计要求.软硬回收兼备的存储方式既提高了子弹在高过载等恶劣环境下数据回收的概率,也实现了子弹飞行状态的实时监测,提高了地面人员的反应速度.  相似文献   
5.
为有效检测电路板焊接质量与器件质量,实现高精度的故障定位,提出了基于边界扫描技术与功能测试技术的解决方案。在显示产品设计中,开展可测试性设计,形成完整的边界扫描测试链;针对VRAM器件特点,提出了基于DRAM的测试方法,并设计相应的测试模型。最终,实现了对电路板的边界扫描测试,快速完成了对显示器件质量与焊接质量的有效检测。边界扫描技术与功能测试的结合,可以扩展边界扫描技术的应用范围,实现了更高的测试覆盖率。  相似文献   
6.
由于计算机磁信息复制容易且不留任何痕迹,以及存在残留信息的复现问题,使得计算机磁信息安全问题更加突出。通过对磁介质存储与抹除的原理研究,从理论上探讨磁信息安全的保密与保护措施。  相似文献   
7.
说明了在DOS环境下如何利用内存直接映像技术在微机控制系统中实现信息交换.介绍了双端口数据存储器的使用;提供了解决在对数据交换的实时性要求较高的控制系统中如何进行数据交换这一问题的方法和思路.  相似文献   
8.
卫星固态存储器数据容错设计与机制   总被引:1,自引:0,他引:1       下载免费PDF全文
卫星数据传输系统的可靠性面临着空间粒子效应、信道干扰等多重威胁。在介绍数据传输系统关键设备星载大容量固态存储器设计与实现的基础上,从管理信息、数据位流、星地链路、文件传输四个方面构建容错机制,综合应用汉明编译码、RS编译码、低密度奇偶校验码编码等数据检纠错技术,增强存储器管理信息、存储数据、信道传输的容错性能。在实际型号任务固态存储器的基础上,结合CCSDS文件传输协议提出基于自动重传机制的文件可靠传输设计,提高数据传输全流程的容错性能。固态存储器使用多级流水写入、总线并行扩展等技术,吞吐率理论上接近900Mbps,容量达到256Gb。  相似文献   
9.
为向量DSP提出并设计了一种具有高效混洗模式存储器的可编程混洗单元,该结构能够使应用程序的混洗指令在执行时和通用寄存器或访存带宽等系统的关键资源分离,从而提高混洗单元的执行效率.采用区分不同混洗粒度和元素索引等方法对混洗模式所对应的开关矩阵进行了压缩,我们的存储效率高于当前其他方案.该混洗单元具有可编程的特点,应用程序...  相似文献   
10.
首先搭建了3D SRAM软错误分析平台,可以快速、自动分析多层die堆叠结构3D SRAM的软错误特性。此平台集成了多种层次模拟软件Geant4、TCAD、Nanosim,数据记录处理软件ROOT,版图处理软件Calibre,以及用于任务链接和结果分析的Perl和shell脚本。利用该平台,对以字线划分设计的3D SRAM和同等规模的2D SRAM分别进行软错误分析,并对分析结果进行了对比。对比分析表明2D 和3D SRAM的翻转截面几乎相同,但3D SRAM单个字中发生的软错误要比2D SRAM更严重,导致难以使用ECC技术对其进行加固。静态模式下2D SRAM和3D SRAM敏感节点均分布于存储阵列中,表明静态模式下逻辑电路不会引发软错误。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号