首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 62 毫秒
1.
本文通过对小数分频频率合成器的探讨和研究,对小数分频中的难点——相位补偿问题提出了点补偿和全补偿的概念并给出了实现电路,在一个波段上实现了五位小数分频。所研制的小数分频频率合成器可用于通信和电子仪器等有关设备中。  相似文献   

2.
文章系统地介绍了单环整数、单环小数分频频率合成技术,给出了PLL与DDS混频方式、PLL与DDS外混频、DDS激励PLL模式、PLL环路内插入DDS的频率合成电路结构,并分析了各种电路实现的优点和不足之处,最后分析了毫米波混频锁相环路锁相+倍频、锁相+谐波混频、锁相+混频+倍频方式的频率合成器相位噪声指标等性能指标。  相似文献   

3.
本文从数字锁相式频率合成器的原理出发,给出了一种单片机控制的“乒乓式”快速置频频率合成器的设计思想。  相似文献   

4.
结合锁相环的基本原理,介绍了高集成整数分频频率合成器芯片 ADF4360-X 的特性,该系列芯片集成了 VCO 非常利于设备的小型化;以 ADF4360-7为例,给出了实际应用中的设计要点、实现方法和实现电路时的注意事项。测试结果显示,设计的频率合成器覆盖范围达到400 MHz,步进1 MHz,偏离中心频率1 kHz 处相位噪声达到-93 dBc/Hz。  相似文献   

5.
本文对现有的几种跳频频率合成技术进行了比较系统的介绍,重点讨论了锁相式跳频频率合成器中的快速换频技术,分析了各种技术的优点及局限性,并指出了杂散抑制对快速换频的制约作用,为合理地提高换频速率提供了有效途径。  相似文献   

6.
跳频通信技术在抗干扰和保密性方面具有的优越性使其在军事通信方面的应用越来越受到重视,跳频通信系统中频率合成器的频率切换速度成为人们关注的热点。文章对三种锁相环(PLL)频率合成器快速锁定的方法进行了较深入的研究,其中分别举例仿真了压控振荡器(VCO)电压预置PLL频率合成器和分数分频PLL(FNPLL)频率合成器的锁定时间,实现了一个S波段DDS分频的PLL频率合成器。通过仿真和测量,给出了相关方法对PLL频率合成器频率切换速度性能改善的程度,并得出了一些有益的结论,对跳频频率合成器的工程研制具有一定的指导意义。  相似文献   

7.
本文提出一种新的自适应锁相频率合成器方案,它具有快的换频响应速度,高的频率分辨率和较纯的输出信号频谱,以及实现容易等优点。文中给出了实现框图,并对其原理作了较详细的说明。最后,从理论上计算了合成器换频所需时间,讨论了合成器环路对小数分频所引起的尾数效应的抑制。  相似文献   

8.
本合成器输出频率为VHF频段低端,频率间隔为25kHz,设计方案是在常规单环法的基础上,应用微机对VCO实现快速预置和小数分频等技术,使环路在最大起始频差时,锁定时间小于500微秒。通过试验,本文对减少环路捕捉时间的有关技术进行了论述,同时给出合成器一些指标的实测结果。  相似文献   

9.
本文研究粘弹材料的小数阶微商本构模型,指出这一本构模型不仅是在数学上对标准粘弹本构模型的推广,更重要的是它能合理地描述具有较宽频带的高应变率动载作用下粘弹材料的力学行为。给出了粘弹阻尼隔震元件的小数阶微商动力模型、确定模型参数的试验途径、以及综合模型参数的非线性规划方法。研究了粘弹液体阻尼器的小数阶微商Maxwell模型,通过与试验结果的比较,表明了模型的适用性和综合模型参数方法的有效性。  相似文献   

10.
短波跳频电台频率表的生成算法研究   总被引:1,自引:0,他引:1  
本文在分析短波跳跳通信信道特点的基础上,讨论了制定统一的生成算法,合理生成跳频频率的必要性,并对短波波跳频频率表的生成算法进行了初步探讨,提出了一种可实现方案,并对其进行了性能分析,得出较为满意的结果。  相似文献   

11.
本文介绍了数字计算式频率合成器的基本原理,提出了一种采用标准晶振作为时钟源的合成器方案,给出了一般的设计公式,并在实验中得到验证,基本达到设计要求。最后阐述了这种新型频率合成器的优点及其应用。  相似文献   

12.
本文介绍了MOTOROLA大规模集成频率合成器MC145146—1的工作原理,分析了800MHz频段AMPS制式电台频率合成器的设计思想和工作原理。  相似文献   

13.
为高精度模拟高动态条件下GNSS信号的多普勒特性,提出一种任意阶直接数字合成信号合成器的设计方法。设计任意阶直接数字合成信号合成器的结构;通过理论分析,推导各级累加器相位初值的计算公式;给出字长选择方法。经仿真验证,该方法能精确模拟GNSS信号的多普勒特性。此外,提出的直接数字合成器设计方法不受阶数的限制,可普遍应用于各类信号模拟器的设计。  相似文献   

14.
变带宽滤波小数频率合成器   总被引:1,自引:0,他引:1  
本文根据小数分频锁相环的工作原理,分析了小数杂散的产生机理,指出了单独采用相位补偿法抑制小数杂散的不足,讨论了环路滤波对小数杂散的抑制作用,提出了相位补偿与变带宽环路滤波相结合的办法,最后设计了一种变带宽环路滤波器电路。另外,本文对低噪声压控振荡器也作了最优化设计。  相似文献   

15.
对跳频通信进行有效干扰的关键在于对跳频信号频率进行较准确的预测.根据跳频频率序列的混沌特性,并基于混沌系统相空间重构思想,提出了一种基于关联度的跳频频率预测方法,以达到具有较高有效预测概率的目的.仿真实验结果表明,在一定的预测精度要求条件下,该预测方法具有较高的有效预测概率,对跳频通信对抗研究具有借鉴意义.  相似文献   

16.
频率合成器具有与频标相同的频率准确度与稳定度。数字锁相式频率合成器易于集成化,具有体积小、频带宽、工作频率多、性能可靠等优点,在短波波段已得到大量应用。现在一个工作于几兆赫的锁相环,采用一块集成块便能实现。但工作于140~170MHz频段的全集成数字锁相式频率合成器并采用比较先进的锁相调频技术,还比较少见。本文试图通过一个具体实例对此作比较详细的、系统的论述。  相似文献   

17.
小数频率合成是近年来发展起来的一种新颖的频率合成技术,它具有分辩率高、相位噪声低,频率转换速度快等优点。国外已进入商品化阶段。本文介绍了小数频率合成基本原理,详细分析了小数分频电路的工作过程。并对相位补偿原理及实现方法作了介绍。  相似文献   

18.
本文阐述了战术跳频电台组网工作时,同步网选择跳频频率表应注意的问题。针对战术跳频电台频率表通过跳频参数注入器人工置定的不足之处,提出了用微处理器自动产生跳频频率表的两种方法。经初步实验,证明本方案可以解决跳频电台组网时对频率表的要求,将频率表的置定时间由人工置定时的数小时,缩短为数分钟以内,提高了通信的快速反应能力。  相似文献   

19.
DDS激励PLL跳频频率合成器的研究   总被引:1,自引:0,他引:1  
直接数字式频率合成是最新的频率合成方法,它具有分辨力高、转换速度快等。报DDS的杂散性能,其次分析了DDS与DS,PLL几种基本组合方案,对DDS激励PLL的方案进行了性能分析和实验研究。最后实现了VHF波段快速跳频率率合成器,其频率转换时间<10μs。  相似文献   

20.
文中指出抑制阶比混迭和泄漏是建立一套完整的微机特征分析系统中需要解决的二个关键的信号处理问题。提出了阶比滤波器是抑制阶比混迭有效和实用的方法;并研制频率比合成器以抑制泄漏。介绍了由频率比合成器、阶比滤波器、TMS32010数据采集装置、主机和绘图仪所组成的微机特征分析系统。最后给出了该微机特征分析系统对轴承进行故障诊断的结果。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号